■120nmコンタクテッドゲートピッチの約30nmの長さのNMOS/PMOSゲート
■SRAMアレイは110nmメタル1ピッチ
■6T SRAMは0.15umのセルサイズです。
その他詳細は、カタログをダウンロード、もしくはお問合せ下さい。
上記では、電子ブックの一部をご紹介しております。
TSMC 28nm HPプロセスで造られた構造解析レポートです
「Oracle SPARC T5マルチコアプロセッサー」は、TSMC 28nm HPプロセスで造られた構造解析レポートです。
T5は3.6GHZクロックで動作する16コアSoCです。13メタル層(12 Cu, 1 Al)、high-K metal gate(HKMG)のTSMC 28nm HP CMOS プロセスで造られており、16KBのL1データキャッシュ、16K L1インストラクションキャッシュ、128KB L2キャッシュがそれぞれのコアにあり、更に8MBのシェアードL3キャッシュもあります。
【特徴】
■PCI-Express 3.0コントローラーを2つダイに搭載
■4つのDDR3メモリーコントローラーも搭載
■デバイス:<110>チャネルオリエンテーションのトランジスタ
その他詳細は、カタログをダウンロード、もしくはお問合せ下さい。
※お問い合わせをすると、以下の出展者へ会員情報(会社名、部署名、所在地、氏名、TEL、FAX、メールアドレス)が通知されること、また以下の出展者からの電子メール広告を受信することに同意したこととなります。
テックインサイツジャパン株式会社(TechInsights)